//
// Generated by NVIDIA NVVM Compiler
// Compiler built on Fri Jul 25 04:36:16 2014 (1406288176)
// Cuda compilation tools, release 6.5, V6.5.13
//

.version 4.1
.target sm_30
.address_size 64

.global .texref texture0_RECT;
.global .texref texture1_RECT;
// ShaderKernel_fxDegrainPass2$__cuda_local_var_180674_639_non_const_p_local has been demoted

.visible .entry ShaderKernel_fxDegrainPass2(
	.param .u64 ShaderKernel_fxDegrainPass2_param_0,
	.param .u32 ShaderKernel_fxDegrainPass2_param_1,
	.param .u32 ShaderKernel_fxDegrainPass2_param_2,
	.param .u32 ShaderKernel_fxDegrainPass2_param_3,
	.param .u32 ShaderKernel_fxDegrainPass2_param_4,
	.param .u64 ShaderKernel_fxDegrainPass2_param_5,
	.param .u64 ShaderKernel_fxDegrainPass2_param_6,
	.param .u64 ShaderKernel_fxDegrainPass2_param_7
)
{
	.reg .pred 	%p<38>;
	.reg .s16 	%rs<5>;
	.reg .s32 	%r<14>;
	.reg .f32 	%f<328>;
	.reg .s64 	%rd<50>;
	// demoted variable
	.shared .align 16 .b8 ShaderKernel_fxDegrainPass2$__cuda_local_var_180674_639_non_const_p_local[32];

	ld.param.u64 	%rd4, [ShaderKernel_fxDegrainPass2_param_0];
	ld.param.u32 	%r4, [ShaderKernel_fxDegrainPass2_param_1];
	ld.param.u32 	%r5, [ShaderKernel_fxDegrainPass2_param_2];
	ld.param.u32 	%r6, [ShaderKernel_fxDegrainPass2_param_3];
	ld.param.u32 	%r7, [ShaderKernel_fxDegrainPass2_param_4];
	ld.param.u64 	%rd3, [ShaderKernel_fxDegrainPass2_param_5];
	cvta.to.global.u64 	%rd1, %rd4;
	mov.u32 	%r8, %ntid.x;
	mov.u32 	%r9, %ctaid.x;
	mov.u32 	%r1, %tid.x;
	mad.lo.s32 	%r2, %r8, %r9, %r1;
	mov.u32 	%r10, %ntid.y;
	mov.u32 	%r11, %ctaid.y;
	mov.u32 	%r12, %tid.y;
	mad.lo.s32 	%r3, %r10, %r11, %r12;
	setp.lt.s32	%p1, %r2, %r6;
	setp.lt.s32	%p2, %r3, %r7;
	and.pred  	%p3, %p1, %p2;
	@!%p3 bra 	BB0_6;
	bra.uni 	BB0_1;

BB0_1:
	setp.gt.u32	%p4, %r1, 1;
	@%p4 bra 	BB0_3;

	cvta.to.global.u64 	%rd5, %rd3;
	mul.wide.u32 	%rd6, %r1, 16;
	mov.u64 	%rd7, ShaderKernel_fxDegrainPass2$__cuda_local_var_180674_639_non_const_p_local;
	add.s64 	%rd8, %rd7, %rd6;
	add.s64 	%rd9, %rd5, %rd6;
	ld.global.v4.f32 	{%f7, %f8, %f9, %f10}, [%rd9];
	st.shared.v4.f32 	[%rd8], {%f7, %f8, %f9, %f10};

BB0_3:
	cvt.rn.f32.s32	%f15, %r2;
	add.ftz.f32 	%f1, %f15, 0f3F000000;
	cvt.rn.f32.s32	%f16, %r3;
	add.ftz.f32 	%f2, %f16, 0f3F000000;
	bar.sync 	0;
	add.ftz.f32 	%f34, %f2, 0f40000000;
	add.ftz.f32 	%f105, %f1, 0fC0000000;
	// inline asm
	tex.2d.v4.f32.f32 {%f17, %f18, %f19, %f20}, [texture0_RECT, {%f105, %f34}];
	// inline asm
	add.ftz.f32 	%f111, %f1, 0f00000000;
	// inline asm
	tex.2d.v4.f32.f32 {%f23, %f24, %f25, %f26}, [texture0_RECT, {%f111, %f34}];
	// inline asm
	add.ftz.f32 	%f117, %f1, 0f40000000;
	// inline asm
	tex.2d.v4.f32.f32 {%f29, %f30, %f31, %f32}, [texture0_RECT, {%f117, %f34}];
	// inline asm
	add.ftz.f32 	%f52, %f2, 0f3F800000;
	mov.f32 	%f125, 0f3F800000;
	add.ftz.f32 	%f87, %f1, 0fBF800000;
	// inline asm
	tex.2d.v4.f32.f32 {%f35, %f36, %f37, %f38}, [texture0_RECT, {%f87, %f52}];
	// inline asm
	// inline asm
	tex.2d.v4.f32.f32 {%f41, %f42, %f43, %f44}, [texture0_RECT, {%f111, %f52}];
	// inline asm
	add.ftz.f32 	%f99, %f1, 0f3F800000;
	// inline asm
	tex.2d.v4.f32.f32 {%f47, %f48, %f49, %f50}, [texture0_RECT, {%f99, %f52}];
	// inline asm
	add.ftz.f32 	%f82, %f2, 0f00000000;
	// inline asm
	tex.2d.v4.f32.f32 {%f53, %f54, %f55, %f56}, [texture0_RECT, {%f105, %f82}];
	// inline asm
	// inline asm
	tex.2d.v4.f32.f32 {%f59, %f60, %f61, %f62}, [texture0_RECT, {%f87, %f82}];
	// inline asm
	// inline asm
	tex.2d.v4.f32.f32 {%f65, %f66, %f67, %f68}, [texture0_RECT, {%f1, %f2}];
	// inline asm
	// inline asm
	tex.2d.v4.f32.f32 {%f71, %f72, %f73, %f74}, [texture0_RECT, {%f99, %f82}];
	// inline asm
	// inline asm
	tex.2d.v4.f32.f32 {%f77, %f78, %f79, %f80}, [texture0_RECT, {%f117, %f82}];
	// inline asm
	add.ftz.f32 	%f100, %f2, 0fBF800000;
	// inline asm
	tex.2d.v4.f32.f32 {%f83, %f84, %f85, %f86}, [texture0_RECT, {%f87, %f100}];
	// inline asm
	// inline asm
	tex.2d.v4.f32.f32 {%f89, %f90, %f91, %f92}, [texture0_RECT, {%f111, %f100}];
	// inline asm
	// inline asm
	tex.2d.v4.f32.f32 {%f95, %f96, %f97, %f98}, [texture0_RECT, {%f99, %f100}];
	// inline asm
	add.ftz.f32 	%f118, %f2, 0fC0000000;
	// inline asm
	tex.2d.v4.f32.f32 {%f101, %f102, %f103, %f104}, [texture0_RECT, {%f105, %f118}];
	// inline asm
	// inline asm
	tex.2d.v4.f32.f32 {%f107, %f108, %f109, %f110}, [texture0_RECT, {%f111, %f118}];
	// inline asm
	// inline asm
	tex.2d.v4.f32.f32 {%f113, %f114, %f115, %f116}, [texture0_RECT, {%f117, %f118}];
	// inline asm
	add.ftz.f32 	%f126, %f55, %f61;
	add.ftz.f32 	%f127, %f54, %f60;
	add.ftz.f32 	%f128, %f53, %f59;
	add.ftz.f32 	%f129, %f56, %f62;
	add.ftz.f32 	%f130, %f126, %f73;
	add.ftz.f32 	%f131, %f127, %f72;
	add.ftz.f32 	%f132, %f128, %f71;
	add.ftz.f32 	%f133, %f129, %f74;
	add.ftz.f32 	%f134, %f130, %f79;
	add.ftz.f32 	%f135, %f131, %f78;
	add.ftz.f32 	%f136, %f132, %f77;
	add.ftz.f32 	%f137, %f133, %f80;
	add.ftz.f32 	%f138, %f31, %f49;
	add.ftz.f32 	%f139, %f30, %f48;
	add.ftz.f32 	%f140, %f29, %f47;
	add.ftz.f32 	%f141, %f32, %f50;
	add.ftz.f32 	%f142, %f138, %f85;
	add.ftz.f32 	%f143, %f139, %f84;
	add.ftz.f32 	%f144, %f140, %f83;
	add.ftz.f32 	%f145, %f141, %f86;
	add.ftz.f32 	%f146, %f142, %f103;
	add.ftz.f32 	%f147, %f143, %f102;
	add.ftz.f32 	%f148, %f144, %f101;
	add.ftz.f32 	%f149, %f145, %f104;
	add.ftz.f32 	%f150, %f25, %f43;
	add.ftz.f32 	%f151, %f24, %f42;
	add.ftz.f32 	%f152, %f23, %f41;
	add.ftz.f32 	%f153, %f26, %f44;
	add.ftz.f32 	%f154, %f150, %f91;
	add.ftz.f32 	%f155, %f151, %f90;
	add.ftz.f32 	%f156, %f152, %f89;
	add.ftz.f32 	%f157, %f153, %f92;
	add.ftz.f32 	%f158, %f154, %f109;
	add.ftz.f32 	%f159, %f155, %f108;
	add.ftz.f32 	%f160, %f156, %f107;
	add.ftz.f32 	%f161, %f157, %f110;
	add.ftz.f32 	%f162, %f19, %f37;
	add.ftz.f32 	%f163, %f18, %f36;
	add.ftz.f32 	%f164, %f17, %f35;
	add.ftz.f32 	%f165, %f20, %f38;
	add.ftz.f32 	%f166, %f162, %f97;
	add.ftz.f32 	%f167, %f163, %f96;
	add.ftz.f32 	%f168, %f164, %f95;
	add.ftz.f32 	%f169, %f165, %f98;
	add.ftz.f32 	%f170, %f166, %f115;
	add.ftz.f32 	%f171, %f167, %f114;
	add.ftz.f32 	%f172, %f168, %f113;
	add.ftz.f32 	%f173, %f169, %f116;
	fma.rn.ftz.f32 	%f174, %f79, 0f3F666666, %f78;
	fma.rn.ftz.f32 	%f175, %f77, 0f3F4CCCCD, %f174;
	fma.rn.ftz.f32 	%f176, %f103, 0f3F666666, %f102;
	fma.rn.ftz.f32 	%f177, %f101, 0f3F4CCCCD, %f176;
	fma.rn.ftz.f32 	%f178, %f109, 0f3F666666, %f108;
	fma.rn.ftz.f32 	%f179, %f107, 0f3F4CCCCD, %f178;
	fma.rn.ftz.f32 	%f180, %f115, 0f3F666666, %f114;
	fma.rn.ftz.f32 	%f181, %f113, 0f3F4CCCCD, %f180;
	fma.rn.ftz.f32 	%f182, %f73, 0f3F666666, %f72;
	fma.rn.ftz.f32 	%f183, %f71, 0f3F4CCCCD, %f182;
	fma.rn.ftz.f32 	%f184, %f85, 0f3F666666, %f84;
	fma.rn.ftz.f32 	%f185, %f83, 0f3F4CCCCD, %f184;
	fma.rn.ftz.f32 	%f186, %f91, 0f3F666666, %f90;
	fma.rn.ftz.f32 	%f187, %f89, 0f3F4CCCCD, %f186;
	fma.rn.ftz.f32 	%f188, %f97, 0f3F666666, %f96;
	fma.rn.ftz.f32 	%f189, %f95, 0f3F4CCCCD, %f188;
	fma.rn.ftz.f32 	%f190, %f67, 0f3F666666, %f66;
	fma.rn.ftz.f32 	%f191, %f65, 0f3F4CCCCD, %f190;
	fma.rn.ftz.f32 	%f192, %f61, 0f3F666666, %f60;
	fma.rn.ftz.f32 	%f193, %f59, 0f3F4CCCCD, %f192;
	fma.rn.ftz.f32 	%f194, %f49, 0f3F666666, %f48;
	fma.rn.ftz.f32 	%f195, %f47, 0f3F4CCCCD, %f194;
	fma.rn.ftz.f32 	%f196, %f43, 0f3F666666, %f42;
	fma.rn.ftz.f32 	%f197, %f41, 0f3F4CCCCD, %f196;
	fma.rn.ftz.f32 	%f198, %f37, 0f3F666666, %f36;
	fma.rn.ftz.f32 	%f199, %f35, 0f3F4CCCCD, %f198;
	fma.rn.ftz.f32 	%f200, %f55, 0f3F666666, %f54;
	fma.rn.ftz.f32 	%f201, %f53, 0f3F4CCCCD, %f200;
	fma.rn.ftz.f32 	%f202, %f31, 0f3F666666, %f30;
	fma.rn.ftz.f32 	%f203, %f29, 0f3F4CCCCD, %f202;
	fma.rn.ftz.f32 	%f204, %f25, 0f3F666666, %f24;
	fma.rn.ftz.f32 	%f205, %f23, 0f3F4CCCCD, %f204;
	fma.rn.ftz.f32 	%f206, %f19, 0f3F666666, %f18;
	fma.rn.ftz.f32 	%f207, %f17, 0f3F4CCCCD, %f206;
	mul.ftz.f32 	%f208, %f135, 0f3DF06F69;
	fma.rn.ftz.f32 	%f209, %f134, 0f3D74F0D8, %f208;
	fma.rn.ftz.f32 	%f210, %f136, 0f3CBAC711, %f209;
	mul.ftz.f32 	%f211, %f147, 0f3DF06F69;
	fma.rn.ftz.f32 	%f212, %f146, 0f3D74F0D8, %f211;
	fma.rn.ftz.f32 	%f213, %f148, 0f3CBAC711, %f212;
	mul.ftz.f32 	%f214, %f159, 0f3DF06F69;
	fma.rn.ftz.f32 	%f215, %f158, 0f3D74F0D8, %f214;
	fma.rn.ftz.f32 	%f216, %f160, 0f3CBAC711, %f215;
	mul.ftz.f32 	%f217, %f171, 0f3DF06F69;
	fma.rn.ftz.f32 	%f218, %f170, 0f3D74F0D8, %f217;
	fma.rn.ftz.f32 	%f219, %f172, 0f3CBAC711, %f218;
	mul.ftz.f32 	%f220, %f66, 0f3DF06F69;
	fma.rn.ftz.f32 	%f221, %f67, 0f3D74F0D8, %f220;
	fma.rn.ftz.f32 	%f222, %f65, 0f3CBAC711, %f221;
	add.ftz.f32 	%f223, %f210, %f222;
	cvt.ftz.sat.f32.f32	%f224, %f223;
	add.ftz.f32 	%f225, %f213, %f222;
	cvt.ftz.sat.f32.f32	%f226, %f225;
	add.ftz.f32 	%f227, %f216, %f222;
	cvt.ftz.sat.f32.f32	%f228, %f227;
	add.ftz.f32 	%f229, %f219, %f222;
	cvt.ftz.sat.f32.f32	%f230, %f229;
	setp.gt.ftz.f32	%p5, %f201, %f193;
	selp.f32	%f231, %f193, %f201, %p5;
	setp.gt.ftz.f32	%p6, %f203, %f195;
	selp.f32	%f232, %f195, %f203, %p6;
	setp.gt.ftz.f32	%p7, %f205, %f197;
	selp.f32	%f233, %f197, %f205, %p7;
	setp.gt.ftz.f32	%p8, %f207, %f199;
	selp.f32	%f234, %f199, %f207, %p8;
	setp.gt.ftz.f32	%p9, %f231, %f191;
	selp.f32	%f235, %f191, %f231, %p9;
	setp.gt.ftz.f32	%p10, %f232, %f191;
	selp.f32	%f236, %f191, %f232, %p10;
	setp.gt.ftz.f32	%p11, %f233, %f191;
	selp.f32	%f237, %f191, %f233, %p11;
	setp.gt.ftz.f32	%p12, %f234, %f191;
	selp.f32	%f238, %f191, %f234, %p12;
	setp.gt.ftz.f32	%p13, %f235, %f183;
	selp.f32	%f239, %f183, %f235, %p13;
	setp.gt.ftz.f32	%p14, %f236, %f185;
	selp.f32	%f240, %f185, %f236, %p14;
	setp.gt.ftz.f32	%p15, %f237, %f187;
	selp.f32	%f241, %f187, %f237, %p15;
	setp.gt.ftz.f32	%p16, %f238, %f189;
	selp.f32	%f242, %f189, %f238, %p16;
	setp.gt.ftz.f32	%p17, %f239, %f175;
	selp.f32	%f243, %f175, %f239, %p17;
	setp.gt.ftz.f32	%p18, %f240, %f177;
	selp.f32	%f244, %f177, %f240, %p18;
	setp.gt.ftz.f32	%p19, %f241, %f179;
	selp.f32	%f245, %f179, %f241, %p19;
	setp.gt.ftz.f32	%p20, %f242, %f181;
	selp.f32	%f246, %f181, %f242, %p20;
	selp.f32	%f247, %f201, %f193, %p5;
	selp.f32	%f248, %f203, %f195, %p6;
	selp.f32	%f249, %f205, %f197, %p7;
	selp.f32	%f250, %f207, %f199, %p8;
	setp.gt.ftz.f32	%p21, %f247, %f191;
	selp.f32	%f251, %f247, %f191, %p21;
	setp.gt.ftz.f32	%p22, %f248, %f191;
	selp.f32	%f252, %f248, %f191, %p22;
	setp.gt.ftz.f32	%p23, %f249, %f191;
	selp.f32	%f253, %f249, %f191, %p23;
	setp.gt.ftz.f32	%p24, %f250, %f191;
	selp.f32	%f254, %f250, %f191, %p24;
	setp.gt.ftz.f32	%p25, %f251, %f183;
	selp.f32	%f255, %f251, %f183, %p25;
	setp.gt.ftz.f32	%p26, %f252, %f185;
	selp.f32	%f256, %f252, %f185, %p26;
	setp.gt.ftz.f32	%p27, %f253, %f187;
	selp.f32	%f257, %f253, %f187, %p27;
	setp.gt.ftz.f32	%p28, %f254, %f189;
	selp.f32	%f258, %f254, %f189, %p28;
	setp.gt.ftz.f32	%p29, %f255, %f175;
	selp.f32	%f259, %f255, %f175, %p29;
	setp.gt.ftz.f32	%p30, %f256, %f177;
	selp.f32	%f260, %f256, %f177, %p30;
	setp.gt.ftz.f32	%p31, %f257, %f179;
	selp.f32	%f261, %f257, %f179, %p31;
	setp.gt.ftz.f32	%p32, %f258, %f181;
	selp.f32	%f262, %f258, %f181, %p32;
	sub.ftz.f32 	%f263, %f259, %f243;
	sub.ftz.f32 	%f264, %f260, %f244;
	sub.ftz.f32 	%f265, %f261, %f245;
	sub.ftz.f32 	%f266, %f262, %f246;
	ld.shared.v2.f32 	{%f267, %f268}, [ShaderKernel_fxDegrainPass2$__cuda_local_var_180674_639_non_const_p_local];
	sub.ftz.f32 	%f269, %f125, %f224;
	mul.ftz.f32 	%f271, %f269, %f267;
	fma.rn.ftz.f32 	%f273, %f224, %f268, %f271;
	sub.ftz.f32 	%f274, %f125, %f226;
	mul.ftz.f32 	%f275, %f274, %f267;
	fma.rn.ftz.f32 	%f276, %f226, %f268, %f275;
	sub.ftz.f32 	%f277, %f125, %f228;
	mul.ftz.f32 	%f278, %f277, %f267;
	fma.rn.ftz.f32 	%f279, %f228, %f268, %f278;
	sub.ftz.f32 	%f280, %f125, %f230;
	mul.ftz.f32 	%f281, %f280, %f267;
	fma.rn.ftz.f32 	%f282, %f230, %f268, %f281;
	setp.lt.ftz.f32	%p33, %f263, %f273;
	selp.f32	%f283, 0f3F800000, 0f00000000, %p33;
	setp.lt.ftz.f32	%p34, %f264, %f276;
	selp.f32	%f284, 0f3F800000, 0f00000000, %p34;
	setp.lt.ftz.f32	%p35, %f265, %f279;
	selp.f32	%f285, 0f3F800000, 0f00000000, %p35;
	setp.lt.ftz.f32	%p36, %f266, %f282;
	selp.f32	%f286, 0f3F800000, 0f00000000, %p36;
	add.ftz.f32 	%f287, %f283, %f284;
	add.ftz.f32 	%f288, %f287, %f285;
	add.ftz.f32 	%f289, %f288, %f286;
	fma.rn.ftz.f32 	%f290, %f289, 0f40800000, 0f3F800000;
	div.rn.ftz.f32 	%f291, %f125, %f290;
	fma.rn.ftz.f32 	%f292, %f283, %f134, %f67;
	fma.rn.ftz.f32 	%f293, %f283, %f135, %f66;
	fma.rn.ftz.f32 	%f294, %f283, %f136, %f65;
	fma.rn.ftz.f32 	%f295, %f283, %f137, %f68;
	fma.rn.ftz.f32 	%f296, %f284, %f146, %f292;
	fma.rn.ftz.f32 	%f297, %f284, %f147, %f293;
	fma.rn.ftz.f32 	%f298, %f284, %f148, %f294;
	fma.rn.ftz.f32 	%f299, %f284, %f149, %f295;
	fma.rn.ftz.f32 	%f300, %f285, %f158, %f296;
	fma.rn.ftz.f32 	%f301, %f285, %f159, %f297;
	fma.rn.ftz.f32 	%f302, %f285, %f160, %f298;
	fma.rn.ftz.f32 	%f303, %f285, %f161, %f299;
	fma.rn.ftz.f32 	%f304, %f286, %f170, %f300;
	fma.rn.ftz.f32 	%f305, %f286, %f171, %f301;
	fma.rn.ftz.f32 	%f306, %f286, %f172, %f302;
	fma.rn.ftz.f32 	%f307, %f286, %f173, %f303;
	mul.ftz.f32 	%f308, %f304, %f291;
	mul.ftz.f32 	%f309, %f305, %f291;
	mul.ftz.f32 	%f310, %f306, %f291;
	mul.ftz.f32 	%f311, %f307, %f291;
	// inline asm
	tex.2d.v4.f32.f32 {%f119, %f120, %f121, %f122}, [texture1_RECT, {%f1, %f2}];
	// inline asm
	ld.shared.v4.f32 	{%f312, %f313, %f314, %f315}, [ShaderKernel_fxDegrainPass2$__cuda_local_var_180674_639_non_const_p_local+16];
	sub.ftz.f32 	%f317, %f125, %f312;
	mul.ftz.f32 	%f318, %f317, %f121;
	fma.rn.ftz.f32 	%f3, %f312, %f308, %f318;
	sub.ftz.f32 	%f320, %f125, %f313;
	mul.ftz.f32 	%f321, %f320, %f120;
	fma.rn.ftz.f32 	%f4, %f313, %f309, %f321;
	sub.ftz.f32 	%f323, %f125, %f314;
	mul.ftz.f32 	%f324, %f323, %f119;
	fma.rn.ftz.f32 	%f5, %f314, %f310, %f324;
	sub.ftz.f32 	%f326, %f125, %f315;
	mul.ftz.f32 	%f327, %f326, %f122;
	fma.rn.ftz.f32 	%f6, %f315, %f311, %f327;
	mad.lo.s32 	%r13, %r3, %r4, %r2;
	cvt.s64.s32	%rd2, %r13;
	setp.eq.s32	%p37, %r5, 0;
	@%p37 bra 	BB0_5;

	shl.b64 	%rd46, %rd2, 4;
	add.s64 	%rd47, %rd1, %rd46;
	st.global.v4.f32 	[%rd47], {%f5, %f4, %f3, %f6};
	bra.uni 	BB0_6;

BB0_5:
	shl.b64 	%rd48, %rd2, 3;
	add.s64 	%rd49, %rd1, %rd48;
	{
	.reg .b16 %temp;
	cvt.rn.ftz.f16.f32 	%temp, %f6;
	mov.b16 	%rs1, %temp;
}
	{
	.reg .b16 %temp;
	cvt.rn.ftz.f16.f32 	%temp, %f3;
	mov.b16 	%rs2, %temp;
}
	{
	.reg .b16 %temp;
	cvt.rn.ftz.f16.f32 	%temp, %f4;
	mov.b16 	%rs3, %temp;
}
	{
	.reg .b16 %temp;
	cvt.rn.ftz.f16.f32 	%temp, %f5;
	mov.b16 	%rs4, %temp;
}
	st.global.v4.u16 	[%rd49], {%rs4, %rs3, %rs2, %rs1};

BB0_6:
	ret;
}


